openPR Recherche & Suche
Presseinformation

Boundary Scan Plattform SCANFLEX® erschließt neue Debug-Interfaces zum Prozessor-Emulationstest

12.05.201012:34 UhrIndustrie, Bau & Immobilien
Bild: Boundary Scan Plattform SCANFLEX® erschließt neue Debug-Interfaces zum Prozessor-Emulationstest
TAP Interface Card SFX-TIC020
TAP Interface Card SFX-TIC020

(openPR) GÖPEL electronic gibt unter dem Namen TIC020 die Entwicklung einer weiteren TAP Interface Card (TIC) im Rahmen der revolutionären JTAG/Boundary Scan Hardwareplattform SCANFLEX® bekannt.
Das neue TIC-Modul verfügt über ein programmierbares Multi-Bus Interface, welches eine fast unbegrenzte Kompatibilität zu einer Vielzahl von standardisierten und proprietären Test- und Debug-Protokollen und damit auch zu mehreren tausend Microcontrollern ermöglicht.



„Mit unserer neuen TIC-Hardware erzielen wir in der Fusion von Boundary Scan und Prozessor Emulation eine völlig neue Qualität und können nun fast jede Art von Target und fast jede Applikation mit dem gleichen Interface unterstützen“, freut sich Thomas Wenzel, Mitbegründer von GÖPEL electronic und Geschäftsführer der JTAG/Boundary Scan Division. „Damit sind wir der erste Anbieter einer derart universellen Lösung und leisten Schrittmacherdienste in der vertieften Anwendung von Prozessor-assistierten Test- und Programmierstrategien auf Board- und Systemlevel. Zusätzlich beweist unsere prämierte SCANFLEX® Plattform bei dieser Innovation einmal mehr ihre zukunftsorientierte Architektur“.

Das TIC020 wurde speziell zum kombinierten Einsatz mit der adaptiven Streaming Technik VarioTAP® entwickelt und verfügt neben den eigentlichen Bus-Signalen auch über eine Reihe zusätzlicher Emulationssignale, welche sich flexibel in eine Streaming-Prozedur einbinden lassen. Dadurch ist das TIC020 in der Lage, verschiedenste Protokolle und Target Interfaces abzudecken. Dazu gehören Standards wie IEEE1149.1, IEEE1149.6, IEEE1149.7, IEEE1532 und IEEE-ISTO 5001, sowie eine Fülle von non JTAG Interfaces wie BDM (Background Debug Mode) von Freescale®, DAP (Device Access Port) von Infineon®, SBW (Spy-Bi-Wire) von Texas Instruments®, SWD (Serial Wire Debug) von ARM® und viele weitere.
Da SCANFLEX® – im Gegensatz zu anderen Systemen – auf einer echt parallel angesteuerten TAP-Architektur basiert und keine interne Kaskadierung der Scanketten vornimmt, sind auch Applikationen mit mehreren verschiedenen non JTAG Targets durch Einsatz multipler TIC020 realisierbar. So unterstützt beispielsweise der TAP-Transceiver SFX-TAP8 bis zu acht unabhängige Interfaces, die von VarioTAP® entweder separat oder bei Gang Applikationen auch vollsynchron angesteuert werden.

Die neue Lösung bringt Anwendern Vorteile sowohl im Labor als auch in der Produktion. So können Prototypen per MCU Debugport noch schneller und umfassender getestet und validiert werden, wobei keine Firmware notwendig ist. Gleichzeitig erhöhen sich in der Produktion insbesondere die dynamische Fehlerabdeckung und damit die Teststiefe insgesamt. Darüber hinaus sind sämtliche Test- und Programmierprozeduren auf der gleichen Plattform und ohne Einsatz prozessorspezifischer Pods ausführbar, was das Handling erleichtert, Kosten senkt und die Prozess-Effektivität steigert.

Das neue Mitglied in der Familie von TIC Modulen ist Formfaktor kompatibel zu existierenden TAP Interface Cards der ersten Generation, wodurch vorhandene SCANFLEX® TAP-Transceiver durch den Anwender einfach aufrüstbar sind, alle anderen Investments bleiben erhalten. Auch die elektrischen Eigenschaften wie flexible Programmierbarkeit der I/O Signale und Kompensation der dynamischen Laufzeitverzögerungen sind kompatibel. Softwareseitig wird das TIC020 von der führenden JTAG/Boundary Scan Software SYSTEM CASCON™ unterstützt und durch das AutoDetect Feature automatisch erkannt. Das TIC020 Modul selbst ist im vierten Quartal 2010 verfügbar.

Diese Pressemeldung wurde auf openPR veröffentlicht.

Verantwortlich für diese Pressemeldung:

News-ID: 428044
 210

Kostenlose Online PR für alle

Jetzt Ihren Pressetext mit einem Klick auf openPR veröffentlichen

Jetzt gratis starten

Pressebericht „Boundary Scan Plattform SCANFLEX® erschließt neue Debug-Interfaces zum Prozessor-Emulationstest“ bearbeiten oder mit dem "Super-PR-Sparpaket" stark hervorheben, zielgerichtet an Journalisten & Top50 Online-Portale verbreiten:

PM löschen PM ändern
Disclaimer: Für den obigen Pressetext inkl. etwaiger Bilder/ Videos ist ausschließlich der im Text angegebene Kontakt verantwortlich. Der Webseitenanbieter distanziert sich ausdrücklich von den Inhalten Dritter und macht sich diese nicht zu eigen. Wenn Sie die obigen Informationen redaktionell nutzen möchten, so wenden Sie sich bitte an den obigen Pressekontakt. Bei einer Veröffentlichung bitten wir um ein Belegexemplar oder Quellenennung der URL.

Pressemitteilungen KOSTENLOS veröffentlichen und verbreiten mit openPR

Stellen Sie Ihre Medienmitteilung jetzt hier ein!

Jetzt gratis starten

Weitere Mitteilungen von GOEPEL electronic

Bild: CAN/LIN-Handbedienterminal smartCommander mit erweiterten Funktionen für die Automotive-FertigungBild: CAN/LIN-Handbedienterminal smartCommander mit erweiterten Funktionen für die Automotive-Fertigung
CAN/LIN-Handbedienterminal smartCommander mit erweiterten Funktionen für die Automotive-Fertigung
Mit der neuen Version seines CAN/LIN Handbedienterminal smartCommander stellt GÖPEL electronic ein leistungsfähiges, praxisorientiertes Gerät zur Verfügung, das bezüglich seiner Einsatzmöglichkeiten weiterentwickelt wurde. smartCommander verfügt jetzt über 24 frei konfigurierbare Funktionstasten, welche unabhängig voneinander mit Botschaftssequenzen belegt, beliebig variiert, aber auch hierarchisch einander zugeordnet werden können. Das bedeutet, dass die Tasten beispielsweise auch dazu verwendet werden können, innerhalb einer gestarteten Seq…
Bild: ChipVORX-Prototyp-Instrumente für Bit Error Rate Tests (BERT)Bild: ChipVORX-Prototyp-Instrumente für Bit Error Rate Tests (BERT)
ChipVORX-Prototyp-Instrumente für Bit Error Rate Tests (BERT)
Anlässlich der International Test Conference (ITC) zeigt GÖPEL electronic den ersten Prototypen eines ChipVORX®-Modells zur Ausführung von Bit Error Rate Tests (BERT) auf Basis von Field Programmable Gate Arrays (FPGA). goepel.com/news/details/article/2012/11/08/goepel-electronic-demonstriert-erste-chipvorx-prototyp-instrumente-fuer-bit-error-rate-tests-bert.html Die Lösung ermöglicht den Einsatz von FPGA Embedded Instruments in Form von speziellen Softcores zum Test und zur Design-Validierung von Highspeed-I/O. Anwender können dadurch die …

Das könnte Sie auch interessieren:

Revolutionäre IP-Technik ermöglicht Einsatz von Chip-embedded Test- und Debug-Instrumenten
Revolutionäre IP-Technik ermöglicht Einsatz von Chip-embedded Test- und Debug-Instrumenten
… integrieren“, freut sich Thomas Wenzel, Geschäftsführer der Boundary Scan Division bei GÖEPEL electronic. „Durch die Synergie mit unseren anderen In-System Technologien wie Prozessor-Emulationstest und der Kommunikationsmöglichkeit mit externen Instrumenten sind wir in der Lage, vollkommen neue Strategien bei der Design-Validierung und dem Produktionstest für …
Bild: GÖPEL electronic beschleunigt Processor Emulation Tests auf Real-Time-NiveauBild: GÖPEL electronic beschleunigt Processor Emulation Tests auf Real-Time-Niveau
GÖPEL electronic beschleunigt Processor Emulation Tests auf Real-Time-Niveau
… sich für die Anwender neue Möglichkeiten zur Realisierung zeitkritischer Prozeduren. „Unsere klare Strategie der Kombination von strukturellem Boundary Scan und funktionalem Prozessor-Emulationstest auf einer Plattform ist bei den Anwendern hervorragend angekommen Mit dem jetzt verfügbaren Real-Time-Niveau verbessert sich diese Synergie deutlich“, freut …
Bild: Boundary Scan Plattform SCANFLEX® erweitert Integration von Bus-Interface-TestsBild: Boundary Scan Plattform SCANFLEX® erweitert Integration von Bus-Interface-Tests
Boundary Scan Plattform SCANFLEX® erweitert Integration von Bus-Interface-Tests
… der Daten erfolgt auf Basis komfortabler CASLAN-Befehle. CASLAN ist die derzeit mächtigste Boundary Scan Programmiersprache mit mehreren hundert Kommandos und unterstützt neben IEEE1149.1, IEEE1149.4, IEEE1149.6, IEEE1532 und JESD71 auch Mixed Signal Operationen, VarioTAP® zum Prozessor-Emulationstest sowie die Steuerung von Chip-embedded Instruments.
In-System Emulationstechnik VarioTAP® unterstützt ARM11® Core
In-System Emulationstechnik VarioTAP® unterstützt ARM11® Core
eigeschaltet. SYSTEM CASCON™ ist eine von GÖPEL electronic entwickelte professionelle JTAG/Boundary Scan Entwicklungsumgebung mit derzeit 45 vollständig integrierten ISP, Test und Debug Werkzeugen. Hardwareseitig wird VarioTAP® von den Controllern der SCANBOOSTER™ Serie, sowie der Hardwareplattform SCANFLEX® vollständig unterstützt.
In-System Emulationstechnik VarioTAP® erstmals auf non JTAG Debug-Interfaces erweitert
In-System Emulationstechnik VarioTAP® erstmals auf non JTAG Debug-Interfaces erweitert
… JTAG Boundary Scan Lösungen gemäß IEEE1149.x die Weiterentwicklung der innovativen Emulationstechnologie VarioTAP® zur Unterstützung von non JTAG Debug-Interfaces bekannt. Die neuen Features ermöglichen eine breitbandige Abdeckung verschiedenster proprietärer Debug-Architekturen unterschiedlicher Chiphersteller ohne Einsatz prozessorspezifischer Pods. …
Bild: Processor Emulation Test für MSP430 Mikrocontroller mit SBW Debug-Interface von Texas InstrumentsBild: Processor Emulation Test für MSP430 Mikrocontroller mit SBW Debug-Interface von Texas Instruments
Processor Emulation Test für MSP430 Mikrocontroller mit SBW Debug-Interface von Texas Instruments
… Mikrocontroller-Interfaces. Ergänzend kann mittels VarioTAP® der embedded Flash innerhalb von Sekunden programmiert werden. Hardwaretechnisch erfolgt die Ansteuerung des JTAG/SBW-Interfaces über ein SCANFLEX®-System mit einer TAP Interface Card (TIC) vom Typ TIC020. Dieses prämierte Multi-Bus-Modul ist in der Lage, eine breite Anzahl unterschiedlichster …
Bild: GÖPEL electronic kombiniert Boundary Scan mit Real-time Test von GBit LAN-InterfacesBild: GÖPEL electronic kombiniert Boundary Scan mit Real-time Test von GBit LAN-Interfaces
GÖPEL electronic kombiniert Boundary Scan mit Real-time Test von GBit LAN-Interfaces
… vollständig implementierter Firmware, oder auch ohne diese einsatzfähig. In letzterem Fall wird das BAC9305-LAN1G in Verbindung mit VarioTAP®, einer Technologie zum Prozessor-Emulationstest eingesetzt. VarioTAP® übernimmt dann die Initialisierung des Prozessors des Prüflings sowie der entsprechenden LAN Schnittstellen, ohne dass eine spezifische Firmware …
In-System Emulationstechnik VarioTAP® auf ColdFire Architektur von Freescale erweitert
In-System Emulationstechnik VarioTAP® auf ColdFire Architektur von Freescale erweitert
… Bibliotheken sind modular als intelligente IP strukturiert und ermöglichen die kombinierte Nutzung von Boundary Scan (JTAG) und Emulation Test unter Nutzung des BDM Debug-Interfaces. Der Funktionsumfang von VarioTAP reicht hierbei von der On-Chip Flash Programmierung bis hin zum Emulationstest auf Systemebene. „Insbesondere Kunden aus dem Bereich Industriesteuerungen …
In-System Emulationstechnik VarioTAP® powers EFM32 Gecko MCU von Energy Micro® mit Serial Wire Debug von ARM®
In-System Emulationstechnik VarioTAP® powers EFM32 Gecko MCU von Energy Micro® mit Serial Wire Debug von ARM®
… Serie EFM32 Gecko von Energy Micro® mit einem CORTEX® M3 Core implementiert. „Wir erwarten perspektivisch eine immer weitere Verbreiterung von Low Pin Count Test- und Debug-Interfaces und in diesem Kontext erschließt die jetzt verfügbare VarioTAP Unterstützung des Serial Wire Debug von ARM nicht nur ein weiteres strategisch wichtiges 2-Draht Interface, …
Bild: GÖPEL electronic forciert LAN-basierende High-Speed Programmierung massiver Flash ImagesBild: GÖPEL electronic forciert LAN-basierende High-Speed Programmierung massiver Flash Images
GÖPEL electronic forciert LAN-basierende High-Speed Programmierung massiver Flash Images
GÖPEL electronic, weltweit führender Lieferant von JTAG/Boundary-Scan-Systemen, gibt die Markteinführung eines speziellen LAN-Server-Features für die Hardware-Plattform SCANFLEX® bekannt. Die neue Option ermöglicht den Einsatz eines vorkonfektionierten GBit-LAN-Interfaces zum High-Speed Transfer massiver Flash Images bis in den GBit-Bereich zur In-System-Programmierung …
Sie lesen gerade: Boundary Scan Plattform SCANFLEX® erschließt neue Debug-Interfaces zum Prozessor-Emulationstest