(openPR) GÖPEL electronic, weltweit führender Hersteller von JTAG / Boundary Scan Lösungen gemäß IEEE1149.x gibt die Entwicklung einer spezielle Modellbibliothek für Prozessoren mit einer ARM11® Architektur zur Unterstützung der innovativen Emulationstechnik VarioTAP® bekannt.
Die als VarioTAP®-Modell bezeichneten Bibliotheken sind modular als intelligente IP strukturiert und ermöglichen eine vollständige Fusion von Boundary Scan Test und JTAG Emulation. Auf dieser Basis können auch On-Chip Flash In-System programmiert werden. Außerdem unterstützt VarioTAP® interlaced Bus Emulation Tests (BET) und System Emulation Tests (SET) für erweiterte JTAG Boundary Scan Funktionalität.
„Die neuen VarioTAP®-Modelle für ARM11 sind ein wichtiger Schritt auf dem Weg unsere innovative VarioTAP® Technologie möglichst schnell für alle ARM Cores zu qualifizieren“, erklärt Steffen Köhler, Leiter des Teams für Emulationstest in der JTAG/Boundary Scan Division bei GÖPEL electronic. „Sie ermöglichten uns, in bereits abgeschlossenen Kundenprojekten in den Bereichen Telekommunikation und Multimedia sowohl die Fehlerabdeckung als auch die Geschwindigkeit der Flash-Programmierung gegenüber bisher genutzten Instrumentierungen deutlich zu steigern und gleichzeitig auf einer einheitlichen Plattform aufzusetzen.“
Die VarioTAP® IP-Modelle für ARM11 werden ständig erweitert und sind prinzipiell für alle Implementierungen dieses Cores in die entsprechenden MCU der jeweiligen Chip-Anbieter einsetzbar. Dabei wird eine Vielzahl möglicher Konfiguration einschließlich Multi-Prozessor und Multi-Core Applikationen unterstützt. Die adaptive Streamingtechnik der TAP-Signale eröffnet die Möglichkeit in einem Testprogramm Emulationstests parallel oder interaktiv zu Boundary Scan Tests auszuführen.
Bei der Flash-Programmierung werden neben den NOR Flash auch NAND Flash Applikationen abgedeckt, wobei das sogenannte Bad Block Handling sowohl standardisiert als auch kundenspezifisch erfolgen kann.
Der Einsatz von VarioTAP® verlangt vom Anwender weder fachspezifisches Hintergrundwissen, noch zusätzlichen Entwicklungs¬werkzeuge und auch keine prozessorspezifischen Pods was das Handling einfach und unkompliziert macht.
Durch die OEM-Kooperation mit allen führenden Anbietern von In-Circuit-Testern (ICT), Manufacturing Defect Analyzers (MDA), Flying Probern (FPT) und Funktionstestern (FCT) steht die neue Lösung auch sofort für die Produktion zur Verfügung.
Die neuen VarioTAP® IP-Modelle werden ab SYSTEM CASCON™ Version 4.5.3 standardmäßig unterstützt und genauso wie die Systemsoftware per Lizenzmanager freigeschaltet. SYSTEM CASCON™ ist eine von GÖPEL electronic entwickelte professionelle JTAG/Boundary Scan Entwicklungsumgebung mit derzeit 45 vollständig integrierten ISP, Test und Debug Werkzeugen. Hardwareseitig wird VarioTAP® von den Controllern der SCANBOOSTER™ Serie, sowie der Hardwareplattform SCANFLEX® vollständig unterstützt.







