openPR Recherche & Suche
Presseinformation

ChipVORX-Prototyp-Instrumente für Bit Error Rate Tests (BERT)

12.12.201208:02 UhrIndustrie, Bau & Immobilien
Bild: ChipVORX-Prototyp-Instrumente für Bit Error Rate Tests (BERT)
ChipVORX
ChipVORX

(openPR) Anlässlich der International Test Conference (ITC) zeigt GÖPEL electronic den ersten Prototypen eines ChipVORX®-Modells zur Ausführung von Bit Error Rate Tests (BERT) auf Basis von Field Programmable Gate Arrays (FPGA).

goepel.com/news/details/article/2012/11/08/goepel-electronic-demonstriert-erste-chipvorx-prototyp-instrumente-fuer-bit-error-rate-tests-bert.html



Die Lösung ermöglicht den Einsatz von FPGA Embedded Instruments in Form von speziellen Softcores zum Test und zur Design-Validierung von Highspeed-I/O. Anwender können dadurch die Qualität der Verbindungen auf Basis von Bitfehlerraten und bei neuesten FPGA-Familien auch durch Auswertung der Augendiagramme beurteilen. Der gesamte Arbeitsablauf von ChipVORX® verläuft hochautomatisiert und benötigt keinerlei Design-Synthese. Die Entwicklung der BERT-Instrumente erfolgt im Rahmen einer strategischen Forschungs-Kooperation mit der Firma Testonica, einem Allianzpartner im GATE™ Programm.

„Einerseits treiben insbesondere immer leistungsstärkere FPGA-Plattformen den Einsatz und die Geschwindigkeit von Gigabit Communication Links kontinuierlich voran, andererseits werden jedoch die zugriffstechnischen Rahmenbedingungen zur notwendigen Validierung durch entsprechende externe BERT-Instrumente immer problematischer und die Gerätetechnik immer teurer. Genau diesen Teufelskreis wollen wir mit unseren neuen ChipVORX-Lösungen durchbrechen“, erklärt Thomas Wenzel, Geschäftsführer der JTAG/Boundary Scan Division bei GÖPEL electronic. „Gleichzeitig ergänzen wir damit unser Produktportfolio an synthesefreien IPs für FPGA Embedded Instruments um eine strategisch enorm wichtige Komponente“.

Dr. Artur Jutman, Präsident von Testonica ergänzt: „Ziel der Kooperation mit GÖPEL electronic war die Entwicklung einer universellen und hochautomatisierten BERT-Instrumentierung für theoretische Link-Geschwindigkeiten über 40Gbps. Diesem Anspruch sind wir vollständig gerecht geworden. Jetzt geht es darum, bis zur Markteinführung die IP auf sämtliche führenden FPGA-Plattformen zu portieren“.

Über Bit Error Rate Test (BERT):
Zur Beurteilung der Kanalqualität in digitalen Übertragungssystemen werden sogenannte Bit Error Rates (BER) gemessen. BER ist das Verhältnis von fehlerhaft übertragenen Bits zur Gesamtzahl der transportierten Bits in einem bestimmten Zeitintervall. Die Gerätetechnik besteht im Wesentlichen aus den Basiselementen Patterngenerator, Transceiver mit Error Detector und einem Clockgenerator, welcher beide synchronisiert. Wichtig für die Güte des Bit Error Rate Tests sind insbesondere die vom Patterngenerator generierten Bitmuster, da diese einen entscheidend Einfluss auf die Stimulation von Fehlern während der Übertragung haben (Stress Pattern).

Über Chip Embedded Instruments:
Chip Embedded Instruments sind in einem Integrierten Schaltkreis fest oder temporär implementierte Test und Measurement (T&M) Funktionen. Sie bilden faktisch das Gegenstück zu externen T&M-Instrumenten, benötigen jedoch keine invasiven Kontaktierungen in Form von Proben oder Nadeln. Dadurch vermeiden sie auch das Problem von Signalverfälschungen bei Highspeed-Designs durch parasitäre Kontaktierungs-Effekte. Chip Embedded Instruments sind Teil der sogenannten Embedded System Access (ESA) Technologien, zu denen auch Verfahren wie Boundary Scan, Processor Emulation Test, In-System Programming oder Core Assisted Programming gehören. ESA Technologien sind die derzeit modernsten Strategien zur Validierung, Test, Debugging, sowie zur Programmierung komplexer Boards und Systeme, können über den gesamten Produktlebenszyklus eingesetzt werden und ermöglichen verbesserte Testabdeckung bei verringerten Kosten.

Über ChipVORX®:
ChipVORX® ist eine Intellectual Property (IP) basierende Technologie zur Implementierung, zum Zugriff und zur Steuerung von Chip Embedded Instruments über IEEE1149.x/JTAG. Es unterstützt auch FPGA Embedded Instruments in Form von Softcores. Dazu enthält die ChipVORX-Bibliothek derzeit über 300 verschiedene Mess- und Prüfinstrumente für alle führenden FPGA-Plattformen. Zu diesen Instrumenten zählen unter anderem Frequenzmesser, Highspeed-Flash-Programmer, sowie IP zum At-speed-Access-Test von dynamischen RAM-Bausteinen. Der Einsatz von ChipVORX® verlangt vom Anwender weder fachspezifisches Hintergrundwissen noch spezielle FPGA Tools oder kontinuierliche IP Anpassungen.

Entwicklung, Förderung und Verfügbarkeit:
Die Entwicklung der BERT-Instrumente als Prototyp und ihre Integration in die entsprechende Systemsoftware erfolgt im Rahmen einer strategischen Kooperation zwischen GÖPEL electronic und Testonica Lab. Die Markteinführung der finalen Version ist für das Ende des ersten Quartals 2013 geplant.

Das dieser Pressemeldung zugrundeliegende Vorhaben (E! 5568 COMBOARD) wurde im Rahmen des Eurostars-Förderprogramms mit Mitteln des Bundesministeriums für Bildung und Forschung gefördert.

Diese Pressemeldung wurde auf openPR veröffentlicht.

Verantwortlich für diese Pressemeldung:

News-ID: 685976
 1093

Kostenlose Online PR für alle

Jetzt Ihren Pressetext mit einem Klick auf openPR veröffentlichen

Jetzt gratis starten

Pressebericht „ChipVORX-Prototyp-Instrumente für Bit Error Rate Tests (BERT)“ bearbeiten oder mit dem "Super-PR-Sparpaket" stark hervorheben, zielgerichtet an Journalisten & Top50 Online-Portale verbreiten:

PM löschen PM ändern
Disclaimer: Für den obigen Pressetext inkl. etwaiger Bilder/ Videos ist ausschließlich der im Text angegebene Kontakt verantwortlich. Der Webseitenanbieter distanziert sich ausdrücklich von den Inhalten Dritter und macht sich diese nicht zu eigen. Wenn Sie die obigen Informationen redaktionell nutzen möchten, so wenden Sie sich bitte an den obigen Pressekontakt. Bei einer Veröffentlichung bitten wir um ein Belegexemplar oder Quellenennung der URL.

Pressemitteilungen KOSTENLOS veröffentlichen und verbreiten mit openPR

Stellen Sie Ihre Medienmitteilung jetzt hier ein!

Jetzt gratis starten

Weitere Mitteilungen von GOEPEL electronic

Bild: CAN/LIN-Handbedienterminal smartCommander mit erweiterten Funktionen für die Automotive-FertigungBild: CAN/LIN-Handbedienterminal smartCommander mit erweiterten Funktionen für die Automotive-Fertigung
CAN/LIN-Handbedienterminal smartCommander mit erweiterten Funktionen für die Automotive-Fertigung
Mit der neuen Version seines CAN/LIN Handbedienterminal smartCommander stellt GÖPEL electronic ein leistungsfähiges, praxisorientiertes Gerät zur Verfügung, das bezüglich seiner Einsatzmöglichkeiten weiterentwickelt wurde. smartCommander verfügt jetzt über 24 frei konfigurierbare Funktionstasten, welche unabhängig voneinander mit Botschaftssequenzen belegt, beliebig variiert, aber auch hierarchisch einander zugeordnet werden können. Das bedeutet, dass die Tasten beispielsweise auch dazu verwendet werden können, innerhalb einer gestarteten Seq…
Bild: G-TAP – universelle Kontaktierungslösung zum BaugruppentestBild: G-TAP – universelle Kontaktierungslösung zum Baugruppentest
G-TAP – universelle Kontaktierungslösung zum Baugruppentest
GÖPEL electronic stellt mit dem G-TAP eine weltweit einzigartige Lösung zur universellen Kontaktierung elektronischer Baugruppen - speziell des JTAG-Busses - zum Testen und Programmieren vor. Dabei handelt es sich nicht um ein einzelnes Produkt sondern ein Gesamtkonzept, da der G-TAP entweder im Stand-Alone-Betrieb oder als Integrationslösung in bestehende elektrische und optische Testsysteme wie Flying-Probe, In-Circuit-Test oder AOI eingesetzt werden kann. http://www.goepel.com/news/details/article/2012/11/15/g-tap-universelle-kontaktierun…

Das könnte Sie auch interessieren:

Keysight demonstriert neueste Testlösungen für 400GE im Rechenzentrum
Keysight demonstriert neueste Testlösungen für 400GE im Rechenzentrum
… AresONE-Testsystem 400GE der zweiten Generation eingesetzt wurden. Die Demonstration bestand aus AresONE-Ports, die bis zu 3,2 Tbit/s Live-Ethernet-Testverkehr mit Forward Error Correction (FEC) senden und empfangen. Mellanox Technologies zeigte mit Hilfe dieses Testsystems 200Gb/s Live-Traffic unter Verwendung von 200GBASE-SR4 Multimode-Fiber-Transceivern …
Bild: Services über alle Projektphasen – Rosenberger OSI sorgt für lebendige RechenzentrenBild: Services über alle Projektphasen – Rosenberger OSI sorgt für lebendige Rechenzentren
Services über alle Projektphasen – Rosenberger OSI sorgt für lebendige Rechenzentren
… bieten die Verkabelungsexperten eine proaktive Überprüfung der passiven IT-Infrastruktur mittels OTDR (optical time domain reflectometry) oder aber auf Basis eines BERT-Tests (bit error test) an. Darüber hinaus wird die Bestandsverkabelung auf Verschmutzungen mittels Videomikroskopie analysiert. Zudem stellt Rosenberger OSI gerne auf Bedarf im Rahmen …
ASSET erstes mit Tools für die neuen Intel Xeon 5600/7500 und Itanium 9300 Prozessoren
ASSET erstes mit Tools für die neuen Intel Xeon 5600/7500 und Itanium 9300 Prozessoren
… die auf neuen Prozessoren basieren. Dabei sind Validierungstools wie ScanWorks unerlässlich.“ Die ScanWorks Validierungstools für High-Speed-I/O enthalten Funktonalität für Bit Error Rate Testing (BERT), Margining-Tests sowie Muster-Generierung und -Prüfung. Bei Validierungsanwendungen verifizieren diese Tools, ob die seriellen I/O-Busse die erwartete …
Bild: GÖPEL electronic demonstriert Prototypversion von SYSTEM CASCON™ zur Unterstützung von IJTAG (IEEEP1687)Bild: GÖPEL electronic demonstriert Prototypversion von SYSTEM CASCON™ zur Unterstützung von IJTAG (IEEEP1687)
GÖPEL electronic demonstriert Prototypversion von SYSTEM CASCON™ zur Unterstützung von IJTAG (IEEEP1687)
… Instrumenten, welche direkt in Chips eingebettet sind, zu normieren, wobei die Zahl der involvierten Instrumente nicht limitiert ist. Durch entsprechend kompatible Testsysteme haben Anwender erstmals die Möglichkeit, unterschiedliche Instrumente standardisiert und universell anzusteuern. Kernelemente von IEEE P1687 sind dabei eine Beschreibungssprache zur …
Bild: Services über alle Projektphasen – Rosenberger OSI sorgt für lebendige RechenzentrenBild: Services über alle Projektphasen – Rosenberger OSI sorgt für lebendige Rechenzentren
Services über alle Projektphasen – Rosenberger OSI sorgt für lebendige Rechenzentren
… bieten die Verkabelungsexperten eine proaktive Überprüfung der passiven IT-Infrastruktur mittels OTDR (optical time domain reflectometry) oder aber auf Basis eines BERT-Tests (bit error test) an. Darüber hinaus wird die Bestandsverkabelung auf Verschmutzungen mittels Videomikroskopie analysiert. Zudem stellt Rosenberger OSI gerne auf Bedarf im Rahmen …
Ixia veröffentlicht Testlösung für Hochgeschwindigkeits-Ethernet der nächsten Generation
Ixia veröffentlicht Testlösung für Hochgeschwindigkeits-Ethernet der nächsten Generation
… die Routing- und Switching-Leistung zu berechnen, und simuliert Routing-Umgebungen mit dem Umfang des Internets. Xcellon-Lava stellt Layer-1-Tests durch umfangreiches BERT (Bit Error Rate Testing) zur Verfügung. Außerdem umfasst es Testfunktionen für die PCS-Technologie. Xcellon-Lava wird im dritten Quartal 2011 erhältlich sein. Die Veröffentlichung …
ASSET InterTech übernimmt International Test Technologies
ASSET InterTech übernimmt International Test Technologies
… für Tests, In-System-Programmierung und DFT (Design-for-Test) sowie für anspruchsvolle eingebettete Messtechnikanwendungen, bei denen unter anderem Signalintegritätsanalysen, BERT (Bit Error Ratio Testing) -Tests und Mustergenerierungstests durchgeführt werden. Die Zusammenführung der komplementären Technologien von ASSET und ITT bringt die Konvergenz …
ASSET erweitert ScanWorks mit Validierungstools für High-Speed-I/O auf zukünftigen Intel-Plattformen
ASSET erweitert ScanWorks mit Validierungstools für High-Speed-I/O auf zukünftigen Intel-Plattformen
… weiter aus und bieten den Herstellern eine erweiterte High-Speed-I/O-Validierungslösung.“ Die ScanWorks Validierungstools für Intel® IBIST ermöglichen die Durchführung von BERT-Tests (Bit Error Rate Testing) und Margining-Tests. In Validierungsanwendungen kann mit diesen Testmethoden geprüft werden, ob sich die seriellen High-Speed-I/O-Busse in einem …
Revolutionäre IP-Technik ermöglicht Einsatz von Chip-embedded Test- und Debug-Instrumenten
Revolutionäre IP-Technik ermöglicht Einsatz von Chip-embedded Test- und Debug-Instrumenten
… Debug-Instrumenten in Interaktion mit Boundary Scan Operationen und extern gekoppelten Instrumenten auf einer einheitlichen Systemplattform. „Wir sehen in Chip-embedded Instrumentierungen eine strategisch wichtige Entwicklungsrichtung mit hohem Potenzial. Mit ChipVORX® ist es uns als erstem Anbieter gelungen, eine vollkommen offene und universelle IP-Lösung …
Bild: ChipVORX-Technologie für Chip Embedded Instruments auf Arria V FPGA-Serie von Altera erweitertBild: ChipVORX-Technologie für Chip Embedded Instruments auf Arria V FPGA-Serie von Altera erweitert
ChipVORX-Technologie für Chip Embedded Instruments auf Arria V FPGA-Serie von Altera erweitert
… V FPGA in ihren zukünftigen Designs. Diese Produktentwicklungen können wir jetzt mit unseren neuen ChipVORX-Modellen zeitgleich optimal mit innovativen Test- und Programmierstrategien unterstützen“, freut sich Heiko Ehrenberg, Technology Officer für Embedded System Access (ESA) bei GÖEPEL electronic. „Besonderer Stellenwert hat dabei auch die Wiederverwendbarkeit …
Sie lesen gerade: ChipVORX-Prototyp-Instrumente für Bit Error Rate Tests (BERT)