openPR Recherche & Suche
Presseinformation

Synopsys erweitert Low-Power-Management auf den Herstellungstest

14.11.200714:28 UhrIT, New Media & Software

(openPR) Galaxy-Test reduziert Leistungsaufnahme während des Tests und beschleunigt das Design-for-Test für Low-Power-Designs

München, 14. November 2007 — Synopsys, Inc. (Nasdaq: SNPS), weltweit führender Anbieter von Software und IP zum Entwurf und zur Fertigung integrierter Schaltungen, gibt die Erweiterung der Low-Power-Management-Fähigkeiten innerhalb der Synopsys-GalaxyTM-Testlösung bekannt. Durch diese Erweiterung werden der Zeitaufwand und die Anstrengungen zur Generierung hochwertiger Fertigungstests für integrierte Schaltungen (ICs), die darüber hinaus die Verlustleistung berücksichtigen, signifikant reduziert. Die TetraMAX®-Lösung für die automatische Test-Pattern-Generierung (ATPG) erzeugt nun Tests, welche die Power-Budgets der Entwickler berücksichtigen. Das DFT-MAX-Scan-Compression-Produkt automatisiert außerdem die Integration von Design-For-Test-(DFT)-Strukturen in Designs, welche auf ausgereiften Low-Power-Management-Techniken beruhen.



Zuvor waren Fertigungstests unabhängig von der Verlustleistung. Entwickler verwendeten einen zeitaufwändigen und fehleranfälligen manuellen Prozess zur Integration von On-Chip DFT Ressourcen in Low PowerDesignFlows. Die Galaxy-Testlösung bietet jetzt eine verbesserte Automatisierung des Power-Managements, um die DFT-Implementierung für LowPowerFlows zu beschleunigen, und erzeugt unter Berücksichtung der Verlustleistung automatisch hochwertige Fertigungstests.

Scan-Testing erhöht typischerweise die Switching-Aktivität von Transistoren innerhalb von ICs um ein Vielfaches im Vergleich zu den Spitzenwerten im funktionalen Modus. Das führt zu einer exzessiven Leistungsaufnahme. Eine zu hohe Leistungsaufnahme während des Scan-Tests kann unvorhergesehene Testergebnisse zur Folge haben, einschließlich des Ausfalls voll funktionsfähiger Bausteine auf dem Tester und unnötig hohem Yield-Verlust. Ad-Hoc-Techniken zur Power-Reduktion beim Test erfordern dagegen erheblichen Engineering-Aufwand, um eine nahtlose Integration mit der Scan-Kompression zur Reduktion des Test-Datenvolumens zu erreichen. Neue Funktionalität im TetraMAX-Produkt limitiert die Leistungsaufnahme während des Tests, indem die Switching-Aktivität automatisch auf Werte reduziert wird, die mit denen des Normalbetriebs konsistent sind, basierend auf das spezifizierte Power-Budget. Dies wird erreicht, ohne Kompromisse hinsichtlich der Kosteneinsparung durch DFT-MAX-Scan-Compression und Testabdeckung einzugehen.

Die Automatisierung der Steuerung der Leistungsaufnahme ermöglicht auch das Testen subtiler Delay-Defekte in Nanometer-Bausteinen. „Synopsys’ TetraMAX-Small-Delay-Defect-Patterngenerierung erkennt Timingprobleme bei Pfaden mit sehr kleinen Timing-Spielräumen,” bemerkt Dr. Tom Williams, Synopsys Fellow und industrieweit anerkannter Test-Experte. „Weil eine exzessive Leistungsaufnahme die Verzögerungen solcher Pfade beeinflussen kann, ist die Automatisierung ihrer Begrenzung jetzt als Teil von Synopsys’ umfassender ATPG-Lösung zur Erzielung einer ultra-hohen Testqualität in TetraMAX enthalten.”

Neben den neuen Möglichkeiten, die Leistungsaufnahme während des Tests zu begrenzen, hat Synopsys DFT MAX verbessert, um die Implementierung von DFT-Strukturen in Designs mit mehreren Versorgungsspannungsbereichen signifikant zu vereinfachen. DFT-MAX-Power-Optimierung minimiert die Anzahl von Scan-Chain-Verbindungen, die verschiedene Spannungsbereiche kreuzen. Dadurch verringert sich der Einfluss von DFT auf die Chipfläche, da weniger Level-Shifter und Power-Isolation-Zellen benötigt werden. Power-Ziele, sowohl Scan-Domains als auch Power-Domains betreffend und spezifiziert im Accellera-Standard-Unified-Power-Format (UPF), bleiben nunmehr konsistent durch den gesamten Galaxy Flow, von der Synthese über die physikalische Implementierung bis zum Sign Off, erhalten.

„Entwickler profitieren von der Möglichkeit, auf schnelle und einfache Weise hochwertige und kostengünstige Fertigungstests zu generieren, ohne dass die Power-Vorgaben durchkreuzt werden,” kommentiert Antun Domic, Senior Vice President und Geschäftsführer der Synopsys Implementation Group. „Die Automatisierung des Low-Power-Managements innerhalb der Galaxy-Plattform ist konsistent mit Synopsys’ Verpflichtung, unseren Kunden eine umfassende Entwurfsplattform zu bieten, welche die gleichzeitige Optimierung von Timing, Signalintegrität, Chipfläche, Power und Test ermöglicht.”

- Pressekontakt:

Sven Kersten-Reichherzer / Markus Krause

E-Mail, E-Mail

HBI Helga Bailey GmbH
Stefan-George-Ring 2
81929 München

Diese Pressemeldung wurde auf openPR veröffentlicht.

Verantwortlich für diese Pressemeldung:

News-ID: 171099
 944

Kostenlose Online PR für alle

Jetzt Ihren Pressetext mit einem Klick auf openPR veröffentlichen

Jetzt gratis starten

Pressebericht „Synopsys erweitert Low-Power-Management auf den Herstellungstest“ bearbeiten oder mit dem "Super-PR-Sparpaket" stark hervorheben, zielgerichtet an Journalisten & Top50 Online-Portale verbreiten:

PM löschen PM ändern
Disclaimer: Für den obigen Pressetext inkl. etwaiger Bilder/ Videos ist ausschließlich der im Text angegebene Kontakt verantwortlich. Der Webseitenanbieter distanziert sich ausdrücklich von den Inhalten Dritter und macht sich diese nicht zu eigen. Wenn Sie die obigen Informationen redaktionell nutzen möchten, so wenden Sie sich bitte an den obigen Pressekontakt. Bei einer Veröffentlichung bitten wir um ein Belegexemplar oder Quellenennung der URL.

Pressemitteilungen KOSTENLOS veröffentlichen und verbreiten mit openPR

Stellen Sie Ihre Medienmitteilung jetzt hier ein!

Jetzt gratis starten

Weitere Mitteilungen von Synopsys

Synopsys stellt vereinheitlichte Schaltkreissimulationslösung CustomSim vor
Synopsys stellt vereinheitlichte Schaltkreissimulationslösung CustomSim vor
Adressiert Herausforderungen der Digital-, Analog- und Speicher-Verifikation und erzielt erhöhte Produktivität mit Native-Design-Rule-Checking München, 6. April 2009 -- Synopsys, Inc. (NASDAQ: SNPS), weltweit führender Anbieter von Software und IP zum Entwurf und zur Fertigung integrierter Schaltungen, hat seine neue Schaltkreissimulationslösung CustomSim™ vorgestellt. Die ausgereiften Simulationstechnologien von NanoSim®, HSIM® und XA wurden in eine einzige Schaltkreissimulationslösung vereinheitlicht. Ausgestattet mit Multicore-Fähigkeiten…
Topographical-Technology in Synopsys Design-Compiler beschleunigt ASIC-Design bei STMicroelectronics
Topographical-Technology in Synopsys Design-Compiler beschleunigt ASIC-Design bei STMicroelectronics
Topographical-Technology eliminiert Iterationen zwischen STMicroelectronics und ASIC-Kunden zwecks Verringerung der Turnaround-Time München, 13. Februar 2007 – Synopsys, Inc. (Nasdaq: SNPS), ein weltweit führender Anbieter von Software zum Entwurf integrierter Schaltungen, hat bekannt gegeben, dass STMicroelectronics (NYSE: STM), ein führender Anbieter von Halbleiterprodukten, die Topographical-Technology von Synopsys-Design-Compiler® in seinem 90-Nanometer-(nm)- und 65-nm-Application-Specific-Integrated-Circuit-(ASIC)-Designflow eingesetzt …

Das könnte Sie auch interessieren:

Synopsys definiert neue Ära des Rapid-Prototyping
Synopsys definiert neue Ära des Rapid-Prototyping
München, 09. Februar 2009 - Synopsys, Inc. (Nasdaq:SNPS), weltweit führender Anbieter von Software und IP zum Entwurf und zur Fertigung integrierter Schaltungen, stellt seine erweiterte Rapid-Prototyping-Plattform Confirma™ vor. Die kürzlich übernommenen CHIPit®-Produkte, -Tools und -Technologien vereinfacht die Implementierung und den Einsatz von Rapid-Prototype …
Power.org macht sich für Power Architecture(TM)-Konferenzen in München und Paris bereit
Power.org macht sich für Power Architecture(TM)-Konferenzen in München und Paris bereit
Über eineinhalb Tage Vorträge von Führungskräften, Vorführungen und Schulungen von AMCC, Cadence Design Systems, Freescale Semiconductor, IBM, Synopsys, Virtutech und anderen führenden Power Architecture-Anbietern PISCATAWAY, New Jersey--(Marketwire - May 12, 2008) - Power.org, die offene Organisation, die die Power Architecture(TM)-Technologie entwickelt …
Bild: Sichere ARM Cortex-M23 Low-Power µC von NuvotonBild: Sichere ARM Cortex-M23 Low-Power µC von Nuvoton
Sichere ARM Cortex-M23 Low-Power µC von Nuvoton
Kleinste und energieeffizienteste Mikrocontroller mit TrustZone ARMv8-M Architektur Planegg, 19. September 2019 Atlantik Elektronik, Anbieter von zukunftsweisenden Komplettlösungen, präsentiert die neue sichere ARM Cortex-M23 Low-Power MCU Serie von Nuvoton. Nuvoton´s Mikrocontroller Familie ist ausgestattet mit einem ARM Cortex-M23 Kern und ARMv8-M Architektur. Der Ultra-Low-Power 32-Bit Mikrocontroller arbeitet im Niedrigspannungsbereich von 1.8V bis 3.6V und taktet mit bis zu 64 MHz. Varianten sind verfügbar mit 512 KB Flash und 96KB …
Synopsys steuert Virtual-Platform-Technologie zur Weiterentwicklung des OSCI-Standards bei
Synopsys steuert Virtual-Platform-Technologie zur Weiterentwicklung des OSCI-Standards bei
Schlüsseltechnologie zur SystemC-TLM-2.0-Standardisierung der Open-SystemC-Initiative gespendet München, 30. Januar 2007 – Synopsys, Inc. (Nasdaq:SNPS), führender Anbieter von Software zum Entwurf integrierter Schaltungen, hat die Übergabe von Schlüsseltechnologie an die Open-SystemC-Initiative (OSCI) bekannt gegeben. Die OSCI ist eine unabhängige, …
Bild: Bluetooth Low Energy Controller bei Atlantik Elektronik verfügbarBild: Bluetooth Low Energy Controller bei Atlantik Elektronik verfügbar
Bluetooth Low Energy Controller bei Atlantik Elektronik verfügbar
Voll integrierter Single-Chip Controller von Holtek Planegg, 8. Mai 2017 Atlantik Elektronik, Anbieter von zukunftsweisenden Komplettlösungen, präsentiert den neuen Bluetooth Low Energy Controller von Holtek. Die BC7601 und BC7602 Controller wurden aufgrund der transparenten Übertragung speziell für Bluetooth Low Energy Anwendungen entwickelt. Aufgrund dessen eignet sich der Bluetooth Low Energy Controller beispielsweise für den Einsatz in Gesundheitspflegeprodukten, Haushaltsgeräten sowie intelligenten Geräteinformationsleuchten. Sowohl …
Topographical-Technology in Synopsys Design-Compiler beschleunigt ASIC-Design bei STMicroelectronics
Topographical-Technology in Synopsys Design-Compiler beschleunigt ASIC-Design bei STMicroelectronics
Topographical-Technology eliminiert Iterationen zwischen STMicroelectronics und ASIC-Kunden zwecks Verringerung der Turnaround-Time München, 13. Februar 2007 – Synopsys, Inc. (Nasdaq: SNPS), ein weltweit führender Anbieter von Software zum Entwurf integrierter Schaltungen, hat bekannt gegeben, dass STMicroelectronics (NYSE: STM), ein führender Anbieter …
Synopsys stellt vereinheitlichte Schaltkreissimulationslösung CustomSim vor
Synopsys stellt vereinheitlichte Schaltkreissimulationslösung CustomSim vor
Adressiert Herausforderungen der Digital-, Analog- und Speicher-Verifikation und erzielt erhöhte Produktivität mit Native-Design-Rule-Checking München, 6. April 2009 -- Synopsys, Inc. (NASDAQ: SNPS), weltweit führender Anbieter von Software und IP zum Entwurf und zur Fertigung integrierter Schaltungen, hat seine neue Schaltkreissimulationslösung CustomSim™ …
Bild: ON DEMAND Microelectronics (ODM) expandiert nach JapanBild: ON DEMAND Microelectronics (ODM) expandiert nach Japan
ON DEMAND Microelectronics (ODM) expandiert nach Japan
… japanischen Halbleitermarkt. In seinen bisherigen Betätigungsfeldern war Okawa-san als Vorstandsmitglied, Director of Strategic Solutions bei Firmen wie eFront Ltd., ARC International Inc., Nihon Synopsys oder inSilicon tätig. „Ich freue mich auf die neue Herausforderung. Wir haben in Japan bereits eine Kundenbasis, die wir bisher gut betreut haben", …
Bild: Atlantik Elektronik präsentiert neues XBee WiFi- ModulBild: Atlantik Elektronik präsentiert neues XBee WiFi- Modul
Atlantik Elektronik präsentiert neues XBee WiFi- Modul
Low-power XBee WiFi-Modul von Digi ermöglicht Single-Board-Design in mehreren Funkfrequenzen und Protokollen Planegg, 11. August 2011 Atlantik Elektronik präsentiert das XBee WiFi-Modul von Digi. Dieses Modul ermöglicht branchenführende Low-Power, Seriell-zu-WiFi-Vernetzung im bekannten XBee-Formfaktor. Aufgrund von XBee’s gemeinsamen „Footprint“ sowie dem Application Programming Interface (API), können Kunden nun ein Single-Board-Design für Wireless-Produkte umsetzen, das 802.15.4, ZigBee und ZigBee Smart Energy, 2,4GHz, 900 und 868MHz, Wi…
Bild: WEP-LoP-868A Sub-1-GHz FunkmodulBild: WEP-LoP-868A Sub-1-GHz Funkmodul
WEP-LoP-868A Sub-1-GHz Funkmodul
Das WEP-LoP-868A von WEPTECH ist ein Embedded Ultra-Low-Power, kosteneffizientes Sub-1-GHz Funkmodul und basiert auf dem CC1310 SoC von TI. Mit gerade mal 5,5mA im Empfangsbetrieb und kurze aktive RF-Phasen, diverse MCU Low power Modi bietet das Modul exzellente Performance für eine Energy-Harvesting- oder Batterie- Lösung. Kundenspezifische Applikationen können einfach neben den Protokoll Stack integriert werden. Alle IOs sind verfügbar, so dass damit verschiedene Sensoren oder Aktoren realisiert werden können. Das Modul wird durch die Open …
Sie lesen gerade: Synopsys erweitert Low-Power-Management auf den Herstellungstest